ID de l'article: 000087205 Type de contenu: Information et documentation de produit Dernière révision: 11/05/2020

Comment modifier le taux de données et la fréquence d’horloge de référence de l’émetteur-récepteur pour un exemple de conception produit pour l’interlaken Intel® FPGA IP visant le Intel® Stratix® 10 à une valeur légèrement différente de cel...

Environnement

    Intel® Quartus® Prime Pro Edition
    Interlaken
    FPGA Intel® IP pour Interlaken (2ᵉ génération)
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descriptif

L’Interlaken (2e génération) Intel® FPGA IP ciblant les Intel® Stratix® 10 H-Tile ou E-Tile ne prend en charge qu’un certain nombre d’options de fréquence de données et d’horloge de référence dans la GUI de l’éditeur de paramètres IP.

Résolution

Pour contourner ce problème, vous devez effectuer les étapes suivantes pour varier la fréquence de données et la fréquence d’horloge de référence de l’émetteur-récepteur à une valeur légèrement différente une fois que la conception de l’exemple Interlaken (2e génération) Intel® FPGA IP ciblant le Intel® Stratix® 10 H-Tile ou E-Tile a été générée.

Étapes permettant de modifier la fréquence d’horloge de référence/débit des données lors du ciblage Intel® Stratix® 10 E-Tile :

  • Ajoutez la ligne suivante au nom du projet de conception /uflex_ilk_0_example_design/example_design/quartus/example_design.sdc

create_clock nom pll_ref_clk période « fréquence d’horloge de référence MHz » [get_ports pll_ref_clk]

  • Modifiez les paramètres suivants dans le nom du projet de conception /uflex_ilk_0_example_design/ilk_uflex/altera_xcvr_native_s10_etile_2101/synth/ilk_uflex_ip_parameters_.tcl

[Ligne 12] dicté native_phy_ip_params pma_tx_data_rate_profile0 « débit de données »

[Ligne 13] dicté native_phy_ip_params pma_rx_data_rate_profile0 « débit de données »

[Ligne 28] dicté native_phy_ip_params pma_tx_pll_refclk_freq_mhz_profile0 « fréquence d’horloge de référence »

[Ligne 30] dicté native_phy_ip_params pma_rx_pll_refclk_freq_mhz_profile0 « fréquence d’horloge de référence »

 

Étapes permettant de modifier la fréquence d’horloge de référence/débit des données lors du ciblage Intel® Stratix® 10 H-Tile :

  • Ajoutez la ligne suivante au nom du projet de conception /uflex_ilk_0_example_design/example_design/quartus/example_design.sdc

create_clock nom pll_ref_clk période « fréquence d’horloge de référence MHz » [get_ports pll_ref_clk]

  • Modifiez les paramètres suivants dans le nom du projet de conception /uflex_ilk_0_example_design/ilk_uflex/altera_xcvr_native_s10_htile_1921/synth/ilk_uflex_ip_parameters_.tcl

[Ligne 13] dicté native_phy_ip_params set_data_rate_profile0 « débit de données »

Produits associés

Cet article concerne 1 produits

FPGA et FPGA SoC Intel® Stratix® 10

1

Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c’est la version anglaise qui prévaut. Afficher la version anglaise de cette page.