L’Interlaken (2e génération) Intel® FPGA IP ciblant les Intel® Stratix® 10 H-Tile ou E-Tile ne prend en charge qu’un certain nombre d’options de fréquence de données et d’horloge de référence dans la GUI de l’éditeur de paramètres IP.
Pour contourner ce problème, vous devez effectuer les étapes suivantes pour varier la fréquence de données et la fréquence d’horloge de référence de l’émetteur-récepteur à une valeur légèrement différente une fois que la conception de l’exemple Interlaken (2e génération) Intel® FPGA IP ciblant le Intel® Stratix® 10 H-Tile ou E-Tile a été générée.
Étapes permettant de modifier la fréquence d’horloge de référence/débit des données lors du ciblage Intel® Stratix® 10 E-Tile :
- Ajoutez la ligne suivante au nom du projet de conception /uflex_ilk_0_example_design/example_design/quartus/example_design.sdc
create_clock nom pll_ref_clk période « fréquence d’horloge de référence MHz » [get_ports pll_ref_clk]
- Modifiez les paramètres suivants dans le nom du projet de conception /uflex_ilk_0_example_design/ilk_uflex/altera_xcvr_native_s10_etile_2101/synth/ilk_uflex_ip_parameters_.tcl
[Ligne 12] dicté native_phy_ip_params pma_tx_data_rate_profile0 « débit de données »
[Ligne 13] dicté native_phy_ip_params pma_rx_data_rate_profile0 « débit de données »
[Ligne 28] dicté native_phy_ip_params pma_tx_pll_refclk_freq_mhz_profile0 « fréquence d’horloge de référence »
[Ligne 30] dicté native_phy_ip_params pma_rx_pll_refclk_freq_mhz_profile0 « fréquence d’horloge de référence »
Étapes permettant de modifier la fréquence d’horloge de référence/débit des données lors du ciblage Intel® Stratix® 10 H-Tile :
- Ajoutez la ligne suivante au nom du projet de conception /uflex_ilk_0_example_design/example_design/quartus/example_design.sdc
create_clock nom pll_ref_clk période « fréquence d’horloge de référence MHz » [get_ports pll_ref_clk]
- Modifiez les paramètres suivants dans le nom du projet de conception /uflex_ilk_0_example_design/ilk_uflex/altera_xcvr_native_s10_htile_1921/synth/ilk_uflex_ip_parameters_.tcl
[Ligne 13] dicté native_phy_ip_params set_data_rate_profile0 « débit de données »