ID de l'article: 000086950 Type de contenu: Dépannage Dernière révision: 14/06/2016

Pourquoi les blocs défectueux de la mémoire NAND sont-ils utilisés après une programmation avec quartus_hps ?

Environnement

  • Édition d'abonnement Intel® Quartus® II
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descriptif

    L’outil quartus_hps efface à la fois les marqueurs de blocs défectueux NAND d’usine et le logiciel a maintenu les tableaux de blocs défectueux. Cela peut mener à des opérations NAND non fiables. Les symptômes comprennent un défaut intermittent ou permanent de démarrage à partir de NAND, un défaut de configuration du FPGA à partir du HPS à l’aide de NAND et des erreurs NAND CRC.

    Résolution

    Pour contourner ce problème, utilisez U-Boot ou Linux pour programmer la mémoire NAND.

    Remarque : le démarrage U peut être chargé via le débogage Arm DS-5 Altera Edition, ou à partir de FPGA on-chip-ram, et l’ethernet HPS ou le débogage peut être utilisé pour transférer l’image NAND sur SDRAM pour une utilisation par u-boot pour la programmation.

    Ce problème devrait être résolu dans une prochaine version de Quartus.

    Produits associés

    Cet article concerne 4 produits

    FPGA SoC Cyclone® V SX
    FPGA SoC Cyclone® V ST
    FPGA SoC Cyclone® V SE
    FPGA SoC Intel® Arria® 10 GX

    Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.