En raison d’un problème dans la version 17.1.1 du logiciel Intel® Quartus® Prime Pro, vous pouvez constater des violations de la synchronisation de la largeur minimale des pulsations associées aux wf_clk_ dans le rapport TimeQuest de compilation Intel Quartus d’un projet implémentant l’interface mémoire externe Intel Stratix® 10 interfaces de mémoire externe DDR4 IP.
Un exemple de violation du timing minimum de la largeur du pouls du projet de conception Intel Stratix 10 DDR4 est emif_s10_0|emif_s10_0_wf_clk_3 avec une défaillance de -0.058.
Les wf_clk violations de la largeur minimale d’horloge du pouls peuvent être ignorées.
Ce problème devrait être résolu dans une prochaine version du logiciel Intel Quartus Prime Pro.