Les interfaces de mémoire externes implémentées dans les Intel® Stratix® 10, Intel Arria® 10 ou 10 Intel Cyclone® 10 périphériques qui nécessitent plusieurs banques d’E/S doivent être placées sur les banques d’E/S adjacentes. Une banque d’E/S adjacente est définie comme une banque d’E/S possédant le même numéro de colonne et une lettre qui est soit avant ou après la lettre de banque d’E/S correspondante dans le système A-Z.
Reportez-vous à la section Banques d’E/S modulaires du chapitre E/S du manuel des périphériques ou au Guide de l’utilisateur des E/S à usage général de la famille de périphériques série 10 que vous utilisez. Il existe des tableaux des pièces de périphérique dans différents packages indiquant quelles banques d’E/S sont utilisées et combien de broches sont collées.
Toutes les banques d’E/S indiquées dans la même colonne d’E/S sont adjacentes, à moins qu’un symbole « - » ne s’affiche . Un symbole « - » indique que la banque n’est pas collée au package.
Si une banque d’E/S a moins de 48 broches, la relation lettre des banques d’E/S est également utilisée pour déterminer s’elles sont adjacentes.
Les exemples suivants expliquent ces cas spéciaux.
Pour Arria 10 GX480 en conditionnement F29 avec ces banques d’E/S :
2A 48
2I -
2J 48
La banque d’E/S 2I n’est pas collée, indiquant que 2A n’est pas adjacent à 2J.
Pour Arria 10 GX480 en conditionnement F34 avec ces banques d’E/S :
2A 48
2I 12
2J 48
Dans ce cas, la banque d’E/S 2I est partiellement collée. Les 12 broches de la banque d’E/S 2I sont adjacentes à 2J mais non à 2A. 2A n’est pas adjacente à 2I.
Pour toutes les conceptions d’interfaces de mémoire externe, il est fortement recommandé de mettre en œuvre un projet en mettant en œuvre l’IP de l’interface de mémoire externe avec le brochage prévu et de vérifier qu’il compile avec succès et ferme le timing.
Les informations sur les banques d’E/S adjacentes dans les exemples de cas spéciaux doivent être ajoutées dans une version ultérieure de la documentation.