ID de l'article: 000086808 Type de contenu: Dépannage Dernière révision: 14/07/2021

Pourquoi le générateur de trafic EMIF 2.0 tombe-t-il en panne à des fréquences plus élevées pour un LRDIMM multi-grade ciblant les interfaces de mémoire externe Intel Agilex® 7 FPGA IP ?

Environnement

  • Intel® Quartus® Prime Pro Edition
  • Interfaces et contrôleurs de mémoire
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descriptif

    En raison d’un problème dans la version 21.2 du logiciel Intel® Quartus® Prime Pro Edition et les versions précédentes, le générateur de trafic EMIF 2.0 peut tomber en panne à 1333 MHz ou des fréquences d’horloge plus élevées pour un LRDIMM multi-grade ciblant les interfaces de mémoire externe Intel Agilex® 7 FPGA IP.

     

     

    Résolution

    Si vous rencontrez des erreurs de bit au début ou à la fin de la longueur de rafale de 8, augmentez le temps de traitement supplémentaire du bus (comme illustré ci-dessous) sous l’onglet Contrôleur dans les interfaces de mémoire externe Intel Agilex® 7 FPGA IP.

    Temps de lecture-écriture supplémentaire pour l’écriture (même rang)

    Temps supplémentaire d’écriture à lecture (même grade)

    Temps de lecture à lecture supplémentaire pour les averses (différents rangs)

    Temps de lecture-écriture supplémentaire pour l’écriture (différents rangs)

    Temps d’écriture à écriture supplémentaire pour l’écriture (différents rangs)

    Temps supplémentaire d’écriture à lecture (différents rangs)

    Produits associés

    Cet article concerne 1 produits

    FPGA et FPGA SoC Intel® Agilex™ 7

    Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.