ID de l'article: 000086640 Type de contenu: Dépannage Dernière révision: 06/11/2018

Pourquoi Cyclone configuration de série active V avec les périphériques EPCQA échoue-t-elle à basse température ?

Environnement

BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descriptif

La configuration active en série (AS) des périphériques Cyclone® V peut tomber en panne avec les périphériques EPCQA à de faibles températures (< 20 degrés C et ci-dessous) en raison d’un problème de synchronisation de la prise en main.


la spécification de la durée minimale de conservation des données (tDH) de la configuration V AS Cyclone a été modifiée comme suit :

  • 2,5 ns - Pour une vitesse de -6
  • 2,9 ns - Pour une vitesse de -7 et -8
Résolution
Pour éviter cette erreur de configuration zéro temps à faible température, suivez les étapes ci-dessous :
  1. Calculez la durée de conservation nécessaire au schéma de configuration active en série, comme indiqué dans la section AN822 « Evaluating Data Setup and Hold Timing Slack » (L’évaluation de la configuration des données et le relâchement du timing) pour évaluer le délai de temporisation de la carte.
  2. Sélectionnez un périphérique de mémoire Flash dont la valeur tCLQX est supérieure selon la fiche technique flash de 3e partie.
    • Par exemple, vous pouvez obtenir un slack tDH 2ns en utilisant l’un des périphériques flash 3rd party suivants
    • Winbond™ W25Q-FV
    • ™ S25FL-S/S70FL-S/S25FL1-K
    • Macronix™ MX25L6445E/MX25L6465E/MX25L12845E/MX25L12865E/MX25L25635E
  3. Ajoutez un résisteur de résiliation/ un condensateur /tampon sur DCLK et AS_DATA[3:0] traces pour augmenter le délai de résiliation des signaux respectifs.
    • Une simulation IBIS/link est hautement recommandée pour tirer le retard supplémentaire attendu pour répondre aux exigences de la tDH, pour s’assurer que l’intégrité du signal est bonne et pour s’assurer que la spécification de synchronisation d’entrée du périphérique Flash est respectée.

Produits associés

Cet article concerne 2 produits

FPGA et FPGA SoC Cyclone® V
Périphérique de configuration FPGA Intel® EPCQ-A

Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.