ID de l'article: 000086557 Type de contenu: Dépannage Dernière révision: 05/10/2015

Pourquoi le top view de MAX10 pour les packages V36 et V81 dans Pin Planner est-il différent du schéma de contour du package ?

Environnement

  • Édition d'abonnement Intel® Quartus® II
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descriptif

    En raison d’un problème dans la version 15.0 (version 15.0) du logiciel Quartus® II et les versions précédentes, les vues supérieures et inférieures des périphériques MAX®10 dans les packages V36 et V81 indiqués dans Le planificateur de broches sont échangées.

    La broche des périphériques n’a pas d’impact. Les dessins du package V36 et V81 ainsi que les symboles Cadence sont corrects.

    Résolution

    L’emplacement des broches dans la vue supérieure et inférieure a été corrigé dans la version 15.0 2 du logiciel Quartus II.

    La position de l’étiquette de la banque des E/S et de l’indicateur à points rouges devrait être corrigée dans une version ultérieure du logiciel Quartus II.

    Produits associés

    Cet article concerne 1 produits

    FPGA Intel® MAX® 10

    Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.