ID de l'article: 000086530 Type de contenu: Messages d'erreur Dernière révision: 19/06/2017

Erreur : board.pipe_stage_host_ctrl.m0 : alt_pr.avmm_slave ne peut pas être à 0xcfb0 (0xcf80 ou les 0xcfc0 sont acceptables)

Environnement

  • Intel® Quartus® Prime Pro Edition
  • Intel® FPGA SDK pour OpenCL™ Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descriptif

    En raison d’un problème dans la plateforme de référence du kit de développement FPGA 10 GX Arria® (a10_ref), il est possible que vous voyiez des erreurs lorsque vous ouvrez board.qsys et générez votre système Qsys.

    Exemple de messages d’erreur :

    Erreur : board.pipe_stage_host_ctrl.m0 : alt_pr.avmm_slave ne peut pas être à 0xcfb0 (0xcf80 ou les 0xcfc0 sont acceptables)
    Erreur : board.pipe_stage_host_ctrl.m0 : version_id.s (0xcfc0.. 0xcfc3) alt_pr.avmm_slave (0xcfb0.. 0xcfef)

    Résolution

    Pour contourner ce problème, vous pouvez modifier l’adresse alt_pr.avmm_slave à l’aide de Qsys, puis appliquer la même modification à linux64/driver/hw_pcie_constants.h avec un éditeur de texte.

    Par exemple, vous pouvez choisir 0xcf00 comme adresse de alt_pr.avmm_slave.

     

    Ce problème devrait être résolu dans une prochaine version du Intel® FPGA SDK pour OpenCL™.

    Produits associés

    Cet article concerne 1 produits

    FPGA et FPGA SoC Intel® Arria® 10

    Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.