ID de l'article: 000086400 Type de contenu: Dépannage Dernière révision: 13/08/2012

La broche nCONFIG doit-elle être réduite lors de la configuration d’un périphérique V ES Stratix sur JTAG à l’aide du programmeur Quartus II, lorsque le schéma de configuration principal des périphériques est AS, PS ou FPP ?

Environnement

BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descriptif

Stratix® les périphériques V ES prennent de l’énergie en mode sécurisé, autorisant uniquement les instructions JTAG 1149.1 obligatoires après la réinitialisation de la mise sous alimentation (ADR). Si vous utilisez fast passive parallel (FPP), passive serial (PS) ou active serial (AS) comme schéma de configuration principal de votre Stratix V ES, vous ne pourrez pas accéder au port JTAG une fois la configuration terminée.

Si vous souhaitez configurer le périphérique sur JTAG à l’aide du programmeur Quartus® II, Altera recommande d’utiliser nCONFIG à faible niveau avant que le périphérique ne quitte LE PROGRAMME. Cela est nécessaire pour empêcher le périphérique de se configurer pendant que le programmeur exécute les instructions FACTORY à l’aide de l’interface JTAG. Vous devez tirer à nouveau vers le haut du nCONFIG une fois la configuration terminée.

Vous devriez vous référer à Configuration, sécurité de la conception et mises à niveau du système à distance dans les périphériques Stratix V (PDF) pour la spécification de retard MINIMUM.

Produits associés

Cet article concerne 4 produits

FPGA Stratix® V GS
FPGA Stratix® V GT
FPGA Stratix® V GX
FPGA Stratix® V E

Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.