En raison d’un problème dans quartus® Prime version 17.0 et versions antérieures, vous pouvez voir l’erreur mentionnée ci-dessus lors de l’exécution de la simulation de base IP Clock Video Input II ou Switch II dans ModelSim-Intel FPGA Edition.
Il n’y a pas de solution à ce problème.
Ce problème est résolu à partir du logiciel Quartus Prime version 17.1.