ID de l'article: 000086026 Type de contenu: Dépannage Dernière révision: 27/07/2012

L’assistant de conception génère des avertissements de surtension pour les conceptions Arria V qui comprennent des mégafunctions 10GBASE-R PHY v12.0

Environnement

  • Édition d'abonnement Intel® Quartus® II
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    Problème critique

    Descriptif

    Pour les conceptions ciblant la famille d’appareils Arria V et qui contenir une mégafunction 10GBASE-R PHY v12.0, si vous exécutez la conception Assistant après installation, l’assistant de conception génère ce qui suit quatre avertissements critiques :

    • Critical Warning (332012): Synopsys Design Constraints File file not found
    • Critical Warning (308019): (Critical) Rule C101: Gated clock should be implemented according to the Altera standard scheme
    • Critical Warning (308060): (High) Rule D101: Data bits are not synchronized when transferred between asynchronous clock domains
    • Critical Warning (308067): (High) Rule D103: Data bits are not correctly synchronized when transferred between asynchronous clock domains

    Ces avertissements concernent l’analyse du timing, que le Quartus La version 12.0 du logiciel II ne prend pas en charge les périphériques Arria V.

    Résolution

    Pour la compilation et la simulation fonctionnelle, vous pouvez en toute sécurité ignorez ces avertissements.

    Produits associés

    Cet article concerne 1 produits

    FPGA et FPGA SoC Arria® V

    Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.