ID de l'article: 000085861 Type de contenu: Dépannage Dernière révision: 19/06/2012

Altera recommande de ne pas utiliser de afi_half_clk

Environnement

    Édition d'abonnement Intel® Quartus® II
BUILT IN - ARTICLE INTRO SECOND COMPONENT

Problème critique

Descriptif

Ce problème affecte les DDR2 et DDR3, LPDDR2, QDR II et RLDRAM Produits II.

Les messages d’avertissement suivants peuvent être affichés dans le TimeQuest Analyseur de synchronisation après l’exécution de la commande Report DDR.

Sur Arria périphériques V avec DDR2, DDR3, LPDDR2, QDR II, ou interfaces RLDRAM II :

Timing analysis was performed on core <nom du cœur> using Quartus II v12.0 with a preliminary timing model and constraints. You must regenerate this IP in a future version of Quartus II to update the timing constraints to match the timing model.

Sur Arria périphériques V avec LPDDR2, QDR II ou RLDRAM II Interfaces:

Core: <nom du cœur> was generated using Quartus II v12.0 for Arria V. POF generation is not supported for this core in this release of Quartus II. You must regenerate this IP in a future version of Quartus II to obtain POF support..

Sur Cyclone périphériques V avec des interfaces DDR2, DDR3 ou LPDDR2 :

Core: <nom du > was generated using Quartus II v12.0 for Cyclone V. POF generation is not supported for this core in this release of Quartus II. You must regenerate this IP in a future version of Quartus II to obtain POF support. Timing analysis was not performed on core < cœur nom du cœur > because the Quartus II v12.0 software contains preliminary timing models for Cyclone V devices. You must regenerate this IP in a future version of Quartus II to update the timing model and constraints.

Sur Stratix périphériques V avec DDR2, DDR3, QDR II ou RLDRAM Interfaces II :

Timing analysis was performed on core <nom du cœur> using Quartus II v12.0 with a preliminary timing model and constraints. You must regenerate this IP in a future version of Quartus II to update the timing constraints to match the timing model.

Résolution

La solution à ce problème est de ne pas utiliser afi_half_clk .

Ce problème ne sera pas résolu.

Produits associés

Cet article concerne 1 produits

Circuits programmables Intel®

1

Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.