ID de l'article: 000085643 Type de contenu: Dépannage Dernière révision: 15/11/2012

Pourquoi tx_par_err[1] n’affirme-t-elle pas avec une mauvaise parité de paquets Tx avalon st sur ma simulation ?

Environnement

  • Édition d'abonnement Intel® Quartus® II
  • PCI Express*
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    Problème critique

    Descriptif

    En raison de problèmes dans la version 12.0sp2 du logiciel Intel® Quartus® II et les versions précédentes, le modèle de simulation de PCIe HIP n’affirme pas tx_par_err[1] avec une mauvaise parité du paquet Tx avalon st même si tx_par_err[0] est revendiquée avec la parité et le paquet.

    Résolution

    Ce problème est résolu dans Intel® Quartus® version 13.1 du logiciel.

    Produits associés

    Cet article concerne 1 produits

    FPGA Stratix® V GX

    Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.