ID de l'article: 000085606 Type de contenu: Dépannage Dernière révision: 24/07/2013

Le SERDES synchrone source prend-il en charge des débits de données allant jusqu’à 1 600 Mbit/s pour tous les facteurs de s serialisation et de desserialisation des périphériques Stratix IV ?

Environnement

BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descriptif

La vitesse de données maximale possible obtenue dans le Stratix® SERDES synchrone source de périphérique IV dépend de la conception.  Le SERDES synchrone source est implémenté à l’aide du ALTLVDS_RX et ALTLVDS_TX mégafunctions.  Vous pouvez sélectionner le facteur de déserialisation/de série de votre interface en utilisant ces mégafunctions.

 

La spécification Fmax pour les SERDES est basée sur l’horloge rapide utilisée pour les données série.  L’interface Fmax dépend également du domaine de l’horloge parallèle, qui dépend de la conception et nécessite une analyse de synchronisation.

 

Les facteurs de deserialisation/de série plus élevés entraînent un fonctionnement lent du domaine de l’horloge parallèle qui permet de fermer le timing pour les interfaces à haut débit de données.

 

Produits associés

Cet article concerne 3 produits

FPGA Stratix® IV E
FPGA Stratix® II GT
FPGA Stratix® II GX

Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.