ID de l'article: 000085531 Type de contenu: Dépannage Dernière révision: 08/07/2014

Pourquoi est-ce que je vois un décalage entre le modèle de simulation IBIS et la mesure matérielle réelle de la forme d’ondes DQ en lecture lors de l’utilisation de l’interface de mémoire externe HPS ?

Environnement

  • Édition d'abonnement Intel® Quartus® II
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    Problème critique

    Descriptif Lors de la comparaison des formes d’ondes DQ, vous remarquerez peut-être que la forme d’ondes mesurée en lecture stable dépasse la valeur estimée simulée par le modèle IBIS. Cela est dû à un ajustement de la valeur de résiliation Rt par le logiciel Quartus® II dont la résistance équivalente est supérieure à celle prévue.
    Résolution

     

    Produits associés

    Cet article concerne 5 produits

    FPGA SoC Arria® V ST
    FPGA SoC Arria® V SX
    FPGA SoC Cyclone® V SE
    FPGA SoC Cyclone® V ST
    FPGA SoC Cyclone® V SX

    Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.