ID de l'article: 000085374 Type de contenu: Dépannage Dernière révision: 13/01/2014

Quelle est la fréquence de fonctionnement maximale d’une interface de mémoire externe utilisant le PHY personnalisé ?

Environnement

  • Édition d'abonnement Intel® Quartus® II
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descriptif La spécification maximale prise en charge de la fréquence réseau mondiale d’horloge est de 717 MHz pour les appareils Stratix® V dont la vitesse est la plus rapide. Par conséquent, la fréquence maximale atteignable pour une interface de mémoire externe personnalisée utilisant un PHY personnalisé et le réseau global d’horloge est de 717 MHz.
    Résolution

    Pour créer une interface fonctionnant à une fréquence supérieure à 717 MHz, utilisez les contrôleurs mémoire basés sur UniPHY. Ils utilisent le réseau d’horloge PHY (PHYCLK) qui peut fonctionner jusqu’à 800 MHz.

    Pour plus d’informations sur le réseau PHYCLK, reportez-vous aux interfaces de mémoire externe dans le chapitre Stratix V Devices dans le volume 2 du Manuel des périphériques Stratix V.

    Produits associés

    Cet article concerne 4 produits

    FPGA Stratix® V E
    FPGA Stratix® V GS
    FPGA Stratix® V GT
    FPGA Stratix® V GX

    Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.