ID de l'article: 000085240 Type de contenu: Dépannage Dernière révision: 30/06/2014

Pourquoi ne puis-je pas placer une horloge de référence pour les émetteurs-récepteurs sur l’entrée GXB_RX/GXB_REFCLK ?

Environnement

  • Édition d'abonnement Intel® Quartus® II
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descriptif les appareils Stratix® V, Arria® V et Cyclone® V prennent en charge le placement d’une horloge de référence d’émetteur-récepteur entrant sur des broches d’entrée GXB_RX/GXB_REFCLK à double utilisation. Cependant, cette fonctionnalité n’a pas été activée jusqu’à la version 12.1 du logiciel Quartus® II.  Avant Quartus II v12.1, les horloges de référence ne pouvaient être placées que sur les broches d’entrée REFCLK dédiées.
    Résolution Cette fonctionnalité a été entièrement implémentée avec Quartus II v12.1.

    Produits associés

    Cet article concerne 14 produits

    FPGA SoC Cyclone® V SX
    FPGA Stratix® V
    FPGA Cyclone® V GT
    FPGA Stratix® V GX
    FPGA Cyclone® V GX
    FPGA Stratix® V GT
    FPGA Stratix® V GS
    FPGA Arria® V GZ
    FPGA SoC Arria® V SX
    FPGA SoC Cyclone® V ST
    FPGA Arria® V GX
    FPGA et FPGA SoC Arria® V
    FPGA Arria® V GT
    FPGA et FPGA SoC Cyclone® V

    Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.