ID de l'article: 000084872 Type de contenu: Dépannage Dernière révision: 13/05/2014

Le cœur IP RapidIO II pourrait entraîner une perte de synchronisation du scrambler si le partenaire de liaison possède une source d’horloge de référence différente

Environnement

    Édition d'abonnement Intel® Quartus® II
BUILT IN - ARTICLE INTRO SECOND COMPONENT

Problème critique

Descriptif

Si le cœur IP RapidIO II et son partenaire de liaison RapidIO ont sources indépendantes d’horloge de référence, le cœur IP rapidIO II s’affranchit une erreur de synchronisation du brouillage en paramétrant le bit [14] de Port 0 Error Detect CSR l'0x340 de décalage, au moment de l’émission première séquence de compensation d’horloge.

Résolution

Ce problème n’a aucune solution de contournement.

Ce problème est résolu dans la version 13.1 de la mise à jour 2 du RapidIO Ii Fonction MegaCore.

Produits associés

Cet article concerne 1 produits

Circuits programmables Intel®

1

Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c’est la version anglaise qui prévaut. Afficher la version anglaise de cette page.