ID de l'article: 000084869 Type de contenu: Dépannage Dernière révision: 11/09/2012

Pourquoi le signal inerte ne bascule-t-il pas entre les deux adresses d’accès lorsqu’un composant Slave Avalon-MM de 32 bits est utilisé pour la lecture sur le maître Avalon PCIe 64 bits dans SOPC Builder ?

Environnement

BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descriptif

En raison d’un bogue dans SOPC Builder, le byteenable ne change pas entre les deux transactions en lecture lorsque
le PCIe® le maître dispose d’une largeur de bus plus large que celle du ssd (c.-à-d. 32/16/8 bits Avalon esclave).

Ce problème existe dans Quartus® Conception logicielle II utilisant SOPC Builder.

Pour contourner ce problème, vous pouvez ajouter une Avalon®-MM Pipeline Bridge entre PCIe Master et l’esclave.

Ce problème est résolu dans Qsys.

Produits associés

Cet article concerne 1 produits

Circuits programmables Intel®

1

Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.