Les informations de lecture rapide des périphériques de configuration EPCS16, EPCS64 et EPCS128 sont indiquées dans le tableau ci-dessous. Les EPCS1 et EPCS4 ne prennent pas en charge le fonctionnement en lecture rapide.
Symbole |
Paramètre |
Min |
Max |
Unité |
fRCLK |
Fréquence d’horloge de lecture (à partir de FPGA ou processeur embarqué) pour le fonctionnement des octets de lecture |
— |
20 |
Mhz |
fCLK |
Fréquence d’horloge à lecture rapide |
— |
40 |
Mhz |
Tch |
Temps élevé DCLK |
11 |
— |
Ns |
Tcl |
Faible temps DCLK |
11 |
— |
Ns |
tODIS |
Temps de désactivation de la sortie après lecture |
— |
8 |
Ns |
tnCLK2D |
Horloge descendante de la périphérie aux données |
— |
8 |
Ns |