ID de l'article: 000084640 Type de contenu: Messages d'erreur Dernière révision: 19/03/2014

Erreur : System.DUT.config_tl/APPS.config_tl : Signal tl_cfg_sts a une largeur 73 sur DUT.config_tl, mais une largeur de 123 sur APPS.config_tl

Environnement

    Édition d'abonnement Intel® Quartus® II
    FPGA Intel® IP hard IP pour PCI Express* Arria® V
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descriptif

Dans Arria® V et Cyclone® V Hard IP pour les conceptions de référence PCI Express, si vous définissez le paramètre « Nombre de fonctions » sur une valeur supérieure à une dans le composant APPS (DMA de Altera), Qsys signalera les messages d’erreur suivants.

Erreur : System.DUT.config_tl/APPS.config_tl : Signal tl_cfg_sts a une largeur de 73 sur DUT.config_tl, mais une largeur de 123 sur APPS.config_tl.
Erreur : System.DUT.config_tl/APPS.config_tl : Le cpl_pending signal a une largeur 3 sur DUT.config_tl, mais une largeur 8 sur APPS.config_tl.

Résolution

Alors que les cœurs Arria® V et Cyclone® V Hard IP pour PCI Express prennent en charge le multifonction, le composant APPS dispose d’un moteur DMA qui ne prend pas en charge le multifonction.

Ce problème ne sera pas résolu.

Produits associés

Cet article concerne 8 produits

FPGA Arria® V GT
FPGA Cyclone® V GX
FPGA Arria® V GX
FPGA SoC Arria® V SX
FPGA SoC Arria® V ST
FPGA Cyclone® V GT
FPGA SoC Cyclone® V ST
FPGA SoC Cyclone® V SX

1

Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c’est la version anglaise qui prévaut. Afficher la version anglaise de cette page.