ID de l'article: 000084417 Type de contenu: Dépannage Dernière révision: 01/01/2015

Les sorties d’horloge générées à partir de l’horloge megafunction altclklock peuvent-elle être enregistrées en périphérie négative dans les éléments d’entrée/sortie (E/S) des périphériques de APEX série ?

Environnement

BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descriptif

Oui, pour les périphériques de APEX série, vous pouvez horloger les registres en périphérie négative dans l’IOE à partir d’une PLL, mais tous les registres IOE doivent être cadencés avec la même polarité à partir d’un débit PLL donné. Plus précisément, pour tout débit PLL donné, vous ne pouvez horloger que tous les registres IOE à bord positif ou tous les registres IOE provoqués par un avantage négatif. Voir la Figure 1.

 

Figure 1. Horloge PLL IOE

Figure 1. PLL IOE Clocking

Par conséquent, si vous souhaitez horloger certains E/S sur le bord positif et certains sur le bord négatif, vous devrez utiliser une sortie PLL pour chaque.

Si vous obtenez l’erreur « Le nom deport PLL< > port de <nom de cellule PLL> ne peut pas alimenter les cellules E/S positivement et négativement », alors vous avez des horloges de polarité mixtes pour les registres IOE (registres d’entrée et de sortie) à partir d’une seule sortie PLL.

Produits associés

Cet article concerne 3 produits

Apex™ 20KE
Apex™ II
Apex™ 20KC

Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.