ID de l'article: 000084370 Type de contenu: Dépannage Dernière révision: 28/05/2013

Pourquoi reçois-je des erreurs CRC dans mon périphérique Cyclone V une fois la configuration terminée ?

Environnement

  • Édition d'abonnement Intel® Quartus® II
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descriptif

    En raison d’un problème logiciel Quartus® II connu dans la version 12.1sp1, les paramètres incorrects entraînent l’affichage d’erreurs CRC après la configuration dans les périphériques Cyclone® V. Cela affecte la densité de périphériques suivante :

    • 5CEA5
    • 5CGXC4
    • 5CGXC5
    • 5CGTD5

    Cela entraîne que le périphérique ne fonctionne pas correctement en mode utilisateur.

    Une caractéristique est un bit bloqué à 1 ou 0 dans les conceptions affectées. Pour déterminer si vous êtes affecté par cette mesure, examinez la broche du CRC_error ou utilisez la CRC_error IP souple, consultez Méthodologie de test AN539 de détection et de récupération des erreurs à l’aide du CRC dans Altera FPGA périphériques (PDF)sur la façon d’implémenter une CRC_error IP soft.

    Résolution

    Mettez à jour votre logiciel Quartus II avec la version 13.0 pour toutes les conceptions Cyclone V ciblant les périphériques concernés.

    Produits associés

    Cet article concerne 3 produits

    FPGA Cyclone® V E
    FPGA Cyclone® V GT
    FPGA Cyclone® V GX

    Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.