ID de l'article: 000084263 Type de contenu: Information et documentation de produit Dernière révision: 11/09/2012

Comment surveiller la broche RY/BY du périphérique flash AM29LV128 sur la carte de développement Nios®, Stratix® II Edition à partir de mon application Stratix II ?

Environnement

  • Processeur Intel® Nios® II
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descriptif Pour utiliser la sortie RY/BY du périphérique flash dans une conception fonctionnant sur la carte de développement Nios, Stratix II Edition suivez les instructions ci-dessous :

    1. Ajoutez une broche d’entrée à la conception du config_controller située dans le répertoire d’installation \examples\\\EPM7128_flash_config_controller directory.
    2. Attribuez la nouvelle broche d’entrée à l’emplacement 35 du périphérique EPM7128.
    3. Recompilez la conception dans l’outil Quartus® II. Le périphérique EPM7128 indiquera maintenant sa connexion à la broche RY/BY du flash.
    4. Programmez le périphérique EPM7128 de la carte Stratix II avec le fichier POF généré à l’étape ci-dessus.
    5. Ouvrez le modèle Quartus II que vous ciblez sur la carte Stratix II.
    6. Accédez à l’éditeur de affectation et ajoutez l’option « Résistance au pull-up faible » pour la broche RY/BY.

    Après avoir effectué les étapes ci-dessus, vous pouvez accéder à la sortie RY/BY de la mémoire flash de votre conception Stratix II.

    Produits associés

    Cet article concerne 1 produits

    FPGA Stratix® II

    Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.