ID de l'article: 000084232 Type de contenu: Dépannage Dernière révision: 11/09/2012

Quelles contraintes de conception limitent l’horloge SDRAM dans le socket SODIMM de ma carte de développement Nios® ?

Environnement

BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descriptif Le socket SODIMM de la carte de développement Nios® possède deux broches d’horloge spécifiques à la mémoire SDRAM (broches SODIMM 61 et 74, sdram_CK0 Et sdram_CK1, respectivement), qui sont liées par une puce de distribution d’horloge (U5) à l’EP20K200 CLK_OUT2p broche (broche P5). Par conséquent, le APEX La boucle PLL (device phase-locked loop) doit générer les signaux d’horloge SRAM pour tous les modèles utilisant la mémoire SDRAM dans le socket SODIMM. Cette disposition s’explique par le fait que la SDRAM est sensible à la recherche d’horloge et que la PLL permet un contrôle complet de la fréquence et de la phase d’horloge.

Pour terminer votre conception à l’aide de la mémoire SDRAM comme emplacement de données ou de mémoire de programme pour votre conception basée sur Nios, utilisez le gestionnaire de plug-in® MegaWizard (menu outils) pour activer instantanément une mémoire vive dans le niveau supérieur de votre conception dans le logiciel Quartus® II. Sélectionnez Créer une nouvelle variation megafunction,puis ALTCLKLOCK (menu E/S) dans le gestionnaire de plug-in. Vous pouvez configurer la PLL pour multiplier ou diviser l’horloge d’entrée en fonction de vos exigences de conception. Pour le fonctionnement de la mémoire SDRAM, activez la sortie « Clock 1 ». Une fois que le logiciel génère le PLL, instanciez-le dans votre conception et utilisez la sortie « Clock 1 » de la PLL pour piloter à la fois l’entrée d’horloge du processeur Nios et la broche d’E/S de sortie. Le compilateur Quartus II attribue automatiquement la broche d’E/S de l’horloge 1 à la APEX broche d’E/S du périphérique 5 CLK_OUT2p (), qui sera ensuite automatiquement alimentée aux broches appropriées du connecteur SODIMM. Cette conception permettra de s’assurer que les Nios les horloges de processeur et de SDRAM sont en phase. De plus, vous devez vous assurer que les broches d’E/S de l’appareil non utilisés APEX ne s’échouent pas. Reportez-vous à la solution Pourquoi est-ce que je vois un débit bloqué au sol, ou un signal de sortie très faible lors de l’utilisation du circuit à verrouillage par phase (PLL) de ma carte de développement Excburéquipée du processeur Nios embarqué ? pour plus de détails sur la création de ces paramètres.

Produits associés

Cet article concerne 1 produits

Circuits programmables Intel®

Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.