ID de l'article: 000084071 Type de contenu: Dépannage Dernière révision: 23/09/2012

Pourquoi l’IP série RapidIO Altera insère-t-elle plus de 31 caractères /A/ pendant la séquence IDLE1 ?

Environnement

BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descriptif

Un problème a été identifié lorsque l’IP Altera® Serial RapidIO® peut insérer un mode supérieur au maximum spécifié de 31 caractères /A/ au cours d’une séquence IDLE1. Bien qu’aucune interopérabilité des problèmes physiques n’ait été identifiée à la suite de ce comportement, ce problème n’est techniquement pas conforme à la spécification.

Résolution

Ce problème sera résolu dans une prochaine version de l’IP Altera Serial RapidIO.

Produits associés

Cet article concerne 29 produits

FPGA GX Cyclone® IV
FPGA Arria® GX
FPGA SoC Cyclone® V ST
FPGA Arria® II GX
FPGA Stratix® II
FPGA SoC Cyclone® V SX
FPGA Stratix® IV E
FPGA Stratix® II GX
FPGA Stratix® V E
FPGA Stratix® V GS
FPGA Stratix® V GT
FPGA Stratix® V GX
FPGA Arria® II GZ
FPGA Arria® V GT
FPGA Arria® V GX
FPGA Arria® V GZ
FPGA SoC Arria® V ST
FPGA SoC Arria® V SX
FPGA Cyclone® II
FPGA Cyclone® III
FPGA Cyclone® III LS
FPGA Cyclone® IV E
FPGA Cyclone® V GT
FPGA Cyclone® V E
FPGA Cyclone® V GX
FPGA Stratix® II GT
FPGA SoC Cyclone® V SE
FPGA Stratix® II GX
FPGA Stratix® III

Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.