ID de l'article: 000083926 Type de contenu: Dépannage Dernière révision: 30/09/2013

Pourquoi est-ce que je vois les données de lecture de tous les Haut en lisant la dernière adresse de la RAM M20K ?

Environnement

BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descriptif

Cela est dû à des problèmes logiciels. L’impact de ce problème est lorsque vous utilisez Stratix® périphérique V M20K avec mémoire vive à port unique et le mode double port d’horloge.

 

 

Résolution

Installez le correctif ci-dessous pour le logiciel Intel® Quartus® II version 13.0

  • Téléchargez le correctif 0.45 de version 13.0 pour Windows (.exe)
  • Téléchargez le correctif 0.45 de version 13.0 pour Linux (.tar)
  • Téléchargez le readme pour le logiciel Quartus II version 13.0 du correctif 0.45 (.txt)

 

Produits associés

Cet article concerne 1 produits

FPGA Stratix® V GX

Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.