ID de l'article: 000083323 Type de contenu: Dépannage Dernière révision: 30/08/2018

Les scripts de simulation Cadence* Xcehk* sont-ils créés lorsqu’un exemple d’IP Interlaken 100G est généré pour Intel® Arria® 10 périphériques ?

Environnement

  • Intel® Quartus® Prime Pro Edition
  • Intel® FPGA IP 100G Interlaken IP-ILKN/100G
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descriptif

    Non, les scripts de simulation Cadence* Xcehk* ne sont pas générés pour un exemple IP Interlaken 100G ciblant Intel® Arria® 10 périphériques. Des scripts sont générés pour simuler le testbench de conception de l’exemple 100G Interlaken dans Modelsim*, NCSim* et VCS* lorsqu’il s’agit d’un périphérique Intel Arria 10.

    Produits associés

    Cet article concerne 1 produits

    FPGA et FPGA SoC Intel® Arria® 10

    Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.