ID de l'article: 000083261 Type de contenu: Dépannage Dernière révision: 11/09/2012

Pourquoi vois-je des violations du timing des E/S sur les périphériques HardCopy III qui n’étaient pas présents dans la version FPGA ?

Environnement

BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descriptif

Dans la version 9.0 SP1 du logiciel Quartus® II et versions antérieures, la valeur de la chaîne de retard pour les périphériques HardCopy® III ne sont pas correctement reflétées dans l’Analyseur de synchronisation TimeQuest. En conséquence, des violations de synchronisation incorrectes peuvent être signalées dans les chemins de synchronisation des E/S.

Pour afficher les valeurs correctes de la chaîne de retard dans l’analyseur de synchronisation TimeQuest, exécutez la commande quartus_sta à une ligne de commande avec l’option force_dat comme suit :
quartus_sta nom --force_dat

Si vous utilisez l’interface Unser TimeQuest, exécutez la commande suivante dans TimeQuest :
create_timing_netlist -force_dat

Ce problème devrait être résolu dans une version ultérieure du logiciel Quartus II.

Produits associés

Cet article concerne 1 produits

Périphériques ASIC HardCopy™ III

Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.