Problème critique
La fréquence d’horloge maximale pour les échelons de vitesse Cyclone® III prenant en charge la DDR2 SDRAM de plein débit sur les E/S de colonnes est rétrogradée pour les versions 9.1 et ultérieures. La fréquence d’horloge maximale est rétrogradée car l’outil Intel® Quartus® II n’est pas en mesure d’atteindre un placement par bouton poussoir aux fréquences d’horloge plus rapides grâce au contrôleur hautes performances II (HPC II) DDR2 SDRAM.
Le tableau présente les spécifications rétrogradées pour le logiciel Intel® Quartus® II version 9.1.
Prise en charge complète de la DDR2 SDRAM pour les périphériques Cyclone®III
Mémoire standard | Appareil | Note de vitesse | Fréquence d’horloge maximale de plein taux (MHz) |
E/S de la colonne (single chip select) | |||
DDR2 SDRAM
Cyclone III
C6
167
C7
150
C8, I7, A7
150
Remarques : vous avez besoin d’une vitesse de composant de mémoire de 267 MHz lors de l’utilisation d’une norme d’E/S de classe et d’une vitesse de mémoire de 333 MHz lors de l’utilisation de la norme E/S de classe II. Vous avez besoin d’une vitesse de mémoire de 200 MHz.
Ce problème affecte tous les modèles qui utilisent une DDR2 SDRAM de pleine vitesse avec architecture HPC II et ciblent les périphériques Cyclone III. Si vous utilisez la DDR2 SDRAM avec architecture HPC, vous n’êtes pas affecté par cette rétrograde.
Il n’y a pas d’impact sur la conception.
Pour obtenir des fréquences d’horloge plus élevées, reportez-vous à la solution fournie à :
https://www.intel.com/content/www/fr/fr/support/programmable/articles/000086496.html
Ce problème sera résolu dans une version ultérieure du contrôleur DDR2 avec IP ALTMEMPHY.