ID de l'article: 000083216 Type de contenu: Dépannage Dernière révision: 03/12/2012

Dans les cœurs IP 40 GbE et 100 GbE MAC et PHY, la configuration Stratix V RX uniquement montre les erreurs de bits sur le matériel

Environnement

  • Édition d'abonnement Intel® Quartus® II
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    Problème critique

    Descriptif

    Dans les cœurs MAC et PHY 40 GbE et 100 GbE IP avec la version 12.0 des configurations RX uniquement du logiciel Quartus II pour Stratix V modèles d’appareils tels que PHY-only, MAC et PHY, ou MAC et PHY avec cartes réseau, peuvent afficher des niveaux d’erreurs de bits élevés dans le matériel.

    Résolution

    Ce problème est résolu dans la version 12.1 du logiciel Quartus de cœur IP.

    Pour la version 12.0 du cœur IP, réduisez la clk_status fréquence de la conception de 100 MHz à 50 MHz. Cela se traduit par des inexactitudes registres du moniteur de fréquence d’horloge (0x001-0x004) et du délai de verrouillage (0x011).

    Produits associés

    Cet article concerne 1 produits

    Circuits programmables Intel®

    Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.