La documentation actuelle ne définit pas tous les signaux SPI envoyés du bloc HPS au bloc FPGA dans Cyclone® V SoC et Arria® Périphériques SoC V.
spim0_txd // 1 bit de données de sortie
spim0_rxd/1 bit de données d’entrée
spim0_ss_in_n // En mode maître, ce signal peut être utilisé pour indiquer la dispute du maître sur le bus.
Vous pouvez lier haut, if cette fonction n’est pas utilisée
spim0_ss_oe_n // 1 bit de données permettent - l’utiliser pour tripler le bus txd
spim0_ss_0_n // sortie select esclave
spim0_ss_1_n // sortie select esclave
spim0_ss_2_n // sortie select esclave
spim0_ss_3_n // sortie select esclave
Ces informations seront mises à jour dans une prochaine version du manuel de l’appareil.