ID de l'article: 000082746 Type de contenu: Dépannage Dernière révision: 30/09/2011

Le compilateur d’IP dur généré par SOPC Builder pour les variations PCI Express peut violer les exigences de fréquence de mise à jour FC

Environnement

  • Édition d'abonnement Intel® Quartus® II
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    Problème critique

    Descriptif

    La spécification PCI Express nécessite des informations sur le contrôle de flux être mis à jour tous les 30.s ±50 %. Certains compilateurs IP générés par SOPC Builder pour les implémentations ip dures PCI Express pourrait violer cette exigence pour les mises à jour FC à faible priorité. Cette violation peut se produire si un taux élevé de la mise à jour fc prioritaire et une mise à jour FC à faible priorité sont prévues transmis en même temps. Dans ce cas, la fc à faible priorité il est possible que la mise à jour ne soit pas transmise par le point d’extrémité. Cependant, ce problème n’affecte pas les performances matérielles.

    Ce problème affecte le compilateur IP pour les implémentations de pi durs PCI Express généré dans SOPC Builder.

    Résolution

    Ce problème n’a aucune solution de contournement.

    Ce problème sera résolu dans une version ultérieure du compilateur IP pour PCI Express.

    Produits associés

    Cet article concerne 1 produits

    FPGA Stratix® IV

    Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.