En raison d’un problème avec l’IP LDPC FPGA dans le logiciel Quartus® Prime Pro Edition version 17.1 ciblant Stratix® 10, vous pouvez observer l’erreur ci-dessus lors de la compilation de l’exemple de conception de simulation généré par l’IP configuré avec WiMedia 1.5 standard et le mode encodeur dans Modelim.
Pour contourner ce problème, commentez les lignes suivantes dans le msim_setup.tcl :
1. eval vlog -sv $USER_DEFINED_VERILOG_COMPILE_OPTIONS $USER_DEFINED_COMPILE_OPTIONS "$QSYS_SIMDIR/.. /src/altera_ldpc_pkg.sv" -travail
2. eval vlog -sv $USER_DEFINED_VERILOG_COMPILE_OPTIONS $USER_DEFINED_COMPILE_OPTIONS "$QSYS_SIMDIR/.. /src/altera_ldpc_wimedia_enc.sv" -travail