ID de l'article: 000082656 Type de contenu: Dépannage Dernière révision: 03/07/2015

Pourquoi puis-je voir une fmax faible restriction lors de l’utilisation d’un adder en virgule flottante dans Arria bloc 10 DSP, soit avec OpenCL ou DSP Advanced Blockset ?

Environnement

  • Édition d'abonnement Intel® Quartus® II
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    Problème critique

    Descriptif

    Ce problème affecte les conceptions ciblant Arria le mode à virgule flottante de 10 blocs DSP et lorsque vous implémentez l’adder en virgule flottante dans les blocs DSP. Caractéristiques techniques l’adder lorsqu’il est entièrement pipelineé doit fonctionner à plus de 450 MHz. Cependant, dans le Quartus II logiciel v15.0, vous voyez un fMAX restreint de 298,51 MHz pour ce module.

    Résolution

    Ce problème devrait être résolu dans une version ultérieure du Quartus II Logiciel.

    Produits associés

    Cet article concerne 1 produits

    Circuits programmables Intel®

    Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.