ID de l'article: 000082187 Type de contenu: Dépannage Dernière révision: 11/09/2012

Pourquoi le multicycle d’installation des chemins de [get_keepers {*| PCIeCore_core:wrapper|altpcie_hip_pipen1b:altpcie_hip_pipen1b_inst|tl_cfg_ctl[*]}] identique à la configuration multicycle ?

Environnement

  • Édition d'abonnement Intel® Quartus® II
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descriptif

    Vous pouvez voir l’avertissement suivant dans la section Configuration/Maintien de la cohérence multicycle du rapport Vérification de synchronisation lorsque vous compilez une conception ciblant Stratix® familles de périphériques IV GX ou HardCopy® IV GX contenant un IP dur pour PCI Express® dans quartus® II version 11.1 ou antérieure. La contrainte multicycle est incluse dans le fichier SDC pour le bloc IP dur.

    ; -à partir de [get_keepers {*| PCIeCore_core:wrapper|altpcie_hip_pipen1b:altpcie_hip_pipen1b_inst|tl_cfg_ctl[*]}] ; Le multicycle d’installation de ce chemin est le même que le multicycle hold.

    L’avertissement peut être ignoré en toute sécurité, car ces contraintes ont la même configuration et possèdent des valeurs multicycles par conception.

    L’avertissement est prévu pour être supprimé dans une future version du logiciel Quartus II.

    Produits associés

    Cet article concerne 2 produits

    FPGA Stratix® II GX
    Périphériques ASIC HardCopy™ IV GX

    Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.