Problème critique
Dans l’exemple du cœur IP 50G Interlaken, le testbench
génère des paquets qu’il envoie en rafales entrelacées sur la 50G
Interface de transfert de données utilisateur IP core TX Interlaken. Actuellement, le
testbench envoie des paquets sans indiquer le itx_sop
signal
au début d’un sursaut provenant d’un nouveau canal. (Le testbench le fait
signaler le itx_sop
signal au début du premier
données ont fait irruption dans l’entrée du cœur IP, mais pas au début de l’explosion subséquente
cycles qui doivent également être des cycles de démarrage de paquets). La première horloge
cycle de données de démarrage de rafale à partir d’un nouveau canal doit être un démarrage de paquet
cycle, mais l’entrée du cœur IP Interlaken 50G ignore cette
Fait.
Ce problème n’a aucun impact sur la conception. Cependant, vous ne devez pas concevoir
système avec le itx_sop
comportement que vous observez
dans le testbench.
Ce problème est résolu dans la version 13.0 SP1 de l’Interlaken 50G Testbench de la fonction MegaCore.