ID de l'article: 000081754 Type de contenu: Dépannage Dernière révision: 01/07/2013

50G Interlaken IP Core Testbench ne lève pas le signal SOP selon les besoins

Environnement

    Édition d'abonnement Intel® Quartus® II
BUILT IN - ARTICLE INTRO SECOND COMPONENT

Problème critique

Descriptif

Dans l’exemple du cœur IP 50G Interlaken, le testbench génère des paquets qu’il envoie en rafales entrelacées sur la 50G Interface de transfert de données utilisateur IP core TX Interlaken. Actuellement, le testbench envoie des paquets sans indiquer le itx_sop signal au début d’un sursaut provenant d’un nouveau canal. (Le testbench le fait signaler le itx_sop signal au début du premier données ont fait irruption dans l’entrée du cœur IP, mais pas au début de l’explosion subséquente cycles qui doivent également être des cycles de démarrage de paquets). La première horloge cycle de données de démarrage de rafale à partir d’un nouveau canal doit être un démarrage de paquet cycle, mais l’entrée du cœur IP Interlaken 50G ignore cette Fait.

Résolution

Ce problème n’a aucun impact sur la conception. Cependant, vous ne devez pas concevoir système avec le itx_sop comportement que vous observez dans le testbench.

Ce problème est résolu dans la version 13.0 SP1 de l’Interlaken 50G Testbench de la fonction MegaCore.

Produits associés

Cet article concerne 1 produits

Circuits programmables Intel®

1

Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.