ID de l'article: 000081642 Type de contenu: Dépannage Dernière révision: 28/04/2015

Pourquoi mon Cyclone conception V PCIe a-t-elle un problème de liaison intermittente ?

Environnement

  • Édition d'abonnement Intel® Quartus® II
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descriptif

    Les versions 13.0sp1 et antérieures du logiciel Quartus® II possèdent des paramètres incorrects pour la tension du mode commun de réception (Vcm) et le seuil de tension de détection du signal de réception (Vth) pour le Cyclone® V PCI Express® cœur IP dur.   Cela peut entraîner que la liaison PCIe® ne relie pas le train ou la liaison jusqu’à la largeur de voie maximale.

    Résolution

    1)      Ajoutez les variables INI suivantes à un fichier quartus.ini pour activer des paramètres QSF manuels pour Vcm et Vth.

    ignore_cv_sd_threshold_rule = activé

    ignore_cv_sd_vcm_sel_rule = activé

    2)      Placez ce fichier quartus.ini dans le répertoire suivant :

    /

    3)      Définissez le Vcm sur 0,65V en ajoutant la cession QSF suivante :

    set_instance_assignment nom XCVR_RX_COMMON_MODE_VOLTAGE VTT_0P65V

    4)      Réglez la XE.

             Si vcCR/VCCT_GXB est de 1,1 V, définissez la Vth à 35 mV en ajoutant la cession QSF suivante :

    set_instance_assignment XCVR_RX_SD_THRESHOLD 4

             Si VCCR/VCCT_GXB est de 1,2 V, définissez la Vth à 30 mV en ajoutant la cession QSF suivante :

    set_instance_assignment nom XCVR_RX_SD_THRESHOLD 3 à

     

    Produits associés

    Cet article concerne 3 produits

    FPGA Cyclone® V GT
    FPGA et FPGA SoC Cyclone® V
    FPGA Cyclone® V GX

    Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.