ID de l'article: 000081445 Type de contenu: Messages d'erreur Dernière révision: 14/10/2013

Avertissement (308023) : règle R102 (moyenne) : les signaux de réinitialisation externe doivent être synchronisés à l’aide de deux registres en cascade.

Environnement

    Édition d'abonnement Intel® Quartus® II
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descriptif En raison d’un problème dans le Quartus® II version 12.1 SP1 et versions antérieures, l’Assistant de conception peut incorrectement émettre des avertissements R102. Ce problème affecte les conceptions dans lesquelles une réinitialisation à deux étapes est créée en utilisant une broche d’entrée pour piloter un ensemble/effacement asynchrone et une entrée D pilotée par PWR/GND pour créer une version synchrone.
Résolution

Cet avertissement est à ne pas oublier. Les informations sur la synchronisation correcte de la réinitialisation peuvent être trouvées dans la rubrique Aide Quartus II La réinitialisation externe doit être synchronisée à l’aide de deux registres cascade (règlede l’assistant de conception) .

Ce problème est résolu à partir de la version 13.0 du logiciel Quartus II.

Produits associés

Cet article concerne 1 produits

Circuits programmables Intel®

1

Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.