ID de l'article: 000081358 Type de contenu: Dépannage Dernière révision: 24/11/2011

Le contrôleur mémoire utilise la synchronisation de la mémoire 1T

Environnement

  • Édition d'abonnement Intel® Quartus® II
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    Problème critique

    Descriptif

    Version 11.0 et ultérieure du contrôleur hautes performances II (HPC II) utilise la synchronisation de la mémoire 1T, même dans les conceptions à demi-taux ; 1T la synchronisation de la mémoire peut réduire les marges d’adresse et de commande, en particulier pour les conceptions ciblant les barrettes DIMM. Vous devez vous assurer que la conception de votre carte sont suffisamment robustes pour maintenir l’horloge mémoire montante en périphérie dans la fenêtre de commande d’adresses 1T. Vous pouvez utiliser le fichier supplémentaire option de phase d’horloge de l’adresse et de la commande dans l’onglet Paramètres PHY de l’éditeur de paramètres pour ajuster la phase de l’adresse et de la commande si Nécessaire.

    Résolution

    Il n’y a pas de solution à ce problème.

    Produits associés

    Cet article concerne 1 produits

    Circuits programmables Intel®

    Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.