Problème critique
Version 11.0 et ultérieure du contrôleur hautes performances II (HPC II) utilise la synchronisation de la mémoire 1T, même dans les conceptions à demi-taux ; 1T la synchronisation de la mémoire peut réduire les marges d’adresse et de commande, en particulier pour les conceptions ciblant les barrettes DIMM. Vous devez vous assurer que la conception de votre carte sont suffisamment robustes pour maintenir l’horloge mémoire montante en périphérie dans la fenêtre de commande d’adresses 1T. Vous pouvez utiliser le fichier supplémentaire option de phase d’horloge de l’adresse et de la commande dans l’onglet Paramètres PHY de l’éditeur de paramètres pour ajuster la phase de l’adresse et de la commande si Nécessaire.
Il n’y a pas de solution à ce problème.