ID de l'article: 000081113 Type de contenu: Dépannage Dernière révision: 29/08/2013

Pourquoi mon contrôleur mémoire dure DDR3 ODT ne bascule-t-il pas ?

Environnement

  • Édition d'abonnement Intel® Quartus® II
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descriptif

    Il y a un problème avec le contrôleur mémoire dure DDR3 qui fait que le signal ODT (mem_odt) reste élevé pendant les accès en écriture et en lecture.

    Résolution

    La solution de contournement est la suivante :

    1. Dans l’onglet MegaWizard Memory Parameters (Paramètres de la mémoire MegaWizard), définissez MR1 RttNom sur désactivé, définissez MR2 RttWr sur RZQ/4 (ou quelle que soit la valeur qui fonctionne le mieux pour votre carte)
    2. S’enquérir de l’IP
    3. Effectuez les modifications suivantes pour forcer le mem_odt signal de manière permanente élevée. Ouvrez le fichier *_p0_*_addr_cmd_pads.v et modifiez la connexion de données dans l’instantiation ucmd_pad comme suit :

    De:

    .datain({phy_ddio_we_n, phy_ddio_cas_n, phy_ddio_ras_n, phy_ddio_odt, phy_ddio_cke, phy_ddio_cs_n})
     
    À:

    .datain ({phy_ddio_we_n, phy_ddio_cas_n, phy_ddio_ras_n, 4\'b1111, phy_ddio_cke, phy_ddio_cs_n})

    Recalculez la conception et observez avec une portée qui mem_odt est toujours élevée. En désactivant RttNom et en permettant RttWr, il garantit que l’ODT dans le périphérique de mémoire n’est activé que pour les accès en écriture.

    Ce problème sera résolu dans une prochaine version du logiciel Quartus® II.

    Produits associés

    Cet article concerne 1 produits

    FPGA Cyclone® V E

    Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.