ID de l'article: 000081027 Type de contenu: Dépannage Dernière révision: 10/12/2012

Pourquoi le rapport Fitter sous le canal récepteur GXB indique-t-il la fréquence d’horloge d’entrée incorrecte du compilateur IP pour PCI Express dans Qsys ?

Environnement

    Édition d'abonnement Intel® Quartus® II
BUILT IN - ARTICLE INTRO SECOND COMPONENT

Problème critique

Descriptif En raison d’un problème dans les versions 11.1 et ultérieures du logiciel Quartus II, l’IP PCIe générée dans Qsys peut indiquer que la fréquence d’horloge d’entrée est de 100 MHz, même si vous avez sélectionné 125 MHz dans le champ « Fréquence d’horloge de référence ».
Résolution

Pour contourner ce problème. suivez les étapes ci-dessous :

  1. Ouvrez le fichier *altgx_internal*.v généré par Qsys dans un éditeur de texte et supprimez la ligne suivante :
    // Retrieval info: PRIVATE: LOCKDOWN_EXCL STRING "PCIE".
  2. Ouvrez le megafunction *altgx_internal* à l’aide du gestionnaire de plug-in MegaWizard™
  3. Passez la fréquence d’entrée à 125 MHz, puis cliquez sur Terminer.
  4. Recompilez votre conception dans le logiciel Quartus II.

Ce problème devrait être résolu dans une prochaine version du logiciel Quartus II.

Produits associés

Cet article concerne 1 produits

Circuits programmables Intel®

1

Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c’est la version anglaise qui prévaut. Afficher la version anglaise de cette page.