ID de l'article: 000080918 Type de contenu: Dépannage Dernière révision: 21/03/2013

Pourquoi Fitter signale-t-il une erreur lors de l’affectation de la broche nPERSTL1 à pcie_rstn entrée du cœur IP dur PCIe pour la famille de périphériques 5CGXFC3 ?

Environnement

  • Édition d'abonnement Intel® Quartus® II
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    Problème critique

    Descriptif

    En raison d’un bogue de connectivité PCIe® HardIP dans la version v12.1 SP1 du logiciel Quartus® II, un message d’erreur du format suivant ci-dessous s’affiche :

    Erreur (175019) : contrainte illégale de bloc d’E/S à l’emplacement
    Info (175028) : nom de la pastille d’E/S : pcie_rstn
    Erreur (10104) : Impossible de trouver un chemin entre le bloc d’E/S et le port PINPERST de l’IP dure PCI Express.
    Erreur (10151) : « » n’est pas un emplacement légal pour le « bloc d’E/S » connecté au PINPERSTN de l’IP dure PCI Express.
    Informations (175029) : 1 emplacement affecté
    Infos (175029) :
    Erreur (175001) : Impossible de placer l’IP dure
    Informations (175028) : |altpcie_cv_hip_avmm_hwtcl:pcie_cv_hip_avmm_0|altpcie_cv_hip_ast_hwtcl:c5_hip_ast|altpcie_av_hip_ast_hwtcl:altpcie_av_hip_ast_hwtcl|altpcie_av_hip_128bit_atom:altpcie_av_hip_128bit_atom|arriav_hd_altpe2_hip_top
    Erreur (175006) : Impossible de trouver le chemin entre l’interface PDP HSSI RX source et l’IP dure
    Info (175026) : Source : interface PDRS HSSI ep_g1x4:u0|altpcie_cv_hip_avmm_hwtcl:pcie_cv_hip_avmm_0|altpcie_cv_hip_ast_hwtcl:c5_hip_ast|altpcie_av_hip_ast_hwtcl:altpcie_av_hip_ast_hwtcl|altpcie_av_hip_128bit_atom:altpcie_av_hip_128bit_atom|av_xcvr_pipe_native_hip:g_pcie_xcvr.av_xcvr_pipe_native_hip|av_xcvr_native : inst_av_xcvr_native|av_pcs:inst_av_pcs|av_pcs_ch:ch[0].inst_av_pcs_ch|av_hssi_rx_pld_pcs_interface_rbc:inst_av_hssi_rx_pld_pcs_interface|wys
    Erreur (175022) : l’interface PCS PLD HSSI RX n’a pu être placée à aucun endroit pour répondre à ses exigences de connectivité
    Erreur (175022) : l’IP dure ne pouvait pas être placée à n’importe quel endroit pour répondre à ses exigences de connectivité

    Résolution Ce problème sera résolu dans la version v13.0 du logiciel Quartus II.

    Produits associés

    Cet article concerne 1 produits

    FPGA GX Cyclone® IV

    Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.