ID de l'article: 000080898 Type de contenu: Dépannage Dernière révision: 17/05/2013

Les variations du cœur IP du CPRI de 9,8 G qui ciblent un périphérique Arria V GZ n’atteignent pas la fermeture du timing

Environnement

    Édition d'abonnement Intel® Quartus® II
BUILT IN - ARTICLE INTRO SECOND COMPONENT

Problème critique

Descriptif

Variations du cœur IP du CPRI avec un taux de ligne CPRI de 9,8 Gbit/s qui ciblent un périphérique Arria V GZ ne parviennent pas à fermer le timing avec les paramètres par défaut du Fitter Quartus II. Plus précisément, ils découvrez des violations du délai de conservation sur le chemin PCS-PLD et le temps d’installation violations sur le chemin PLD-PCS.

Résolution

Pour obtenir de meilleurs résultats de fermeture du timing, réalisez les éléments suivants Actions:

  • Pour éviter les violations des délais d’attente sur le PCS-PLD chemin, désactiver l’emballage de registre le long de ce chemin dans le Quartus II Paramètres du fitter, en ajoutant les affectations suivantes :
  • set_instance_assignment -name AUTO_PACKED_REGISTERS_STRATIXII OFF -to *gen_cpri_rx*buf_wr_data*

    set_instance_assignment -name AUTO_PACKED_REGISTERS_STRATIXII OFF -to *gen_phy_loop*buf_wr_data*

  • Pour éviter les violations du temps d’installation sur le chemin PLD-PCS, ajoutez set_max_delay des affectations pour surconsiquer le timing.

Ce problème sera résolu dans une version ultérieure du CPRI MegaCore Fonction.

Produits associés

Cet article concerne 1 produits

Circuits programmables Intel®

1

Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.