ID de l'article: 000080789 Type de contenu: Messages d'erreur Dernière révision: 27/09/2018

Warning(13228) : Verilog HDL ou VHDL warning at altera_merlin_width_adapter.sv(647) : loquet inféré pour net byteen_array[0][3]  

Environnement

  • Intel® Quartus® Prime Standard Edition
  • Composant générique
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descriptif

    Dans le logiciel Quartus® Prime Standard Edition version 17.1 mise à jour 2 et antérieure, vous pouvez observer un message d’avertissement similaire lors de la compilation d’une conception qui inclut un système Platform Designer (.qsys).

    Résolution

    Ce message d’avertissement peut être ignoré en toute sécurité, aucun verrou physique ne sera inclus dans les résultats de la compilation.

    Cet avertissement sera supprimé dans une future version du logiciel Quartus® Prime Standard Edition.

    Produits associés

    Cet article concerne 1 produits

    Circuits programmables Intel®

    Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.