ID de l'article: 000080676 Type de contenu: Dépannage Dernière révision: 08/05/2019

Pourquoi Intel® Arria® liens 10 10GBASE-KR pourraient-ils rester bloqués pendant l’étape de négociation automatique avec la réinitialisation IP continue ?

Environnement

    Intel® Quartus® Prime Pro Edition
    FPGA Intel® Arria® 10 IP 1G 10GbE et 10GBASE-KR PHY
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descriptif

En raison d’un problème avec les cartes IP 1G/10GbE et 10GBASE-KR PHY Intel® Arria® 10 FPGA IP dans la version 19.1 et antérieure du logiciel Intel® Quartus® Prime, la réinitialisation IP risque d’entraîner un blocage de la liaison pendant l’étape de négociation automatique. Cela est dû à un problème de conception d’arbitrage dans la logique de l’interface de reconfiguration de l’IP 10GBASE-KR, qui entraîne un fonctionnement incorrect de lecture-modification-écriture du registre pendant le processus d’apprentissage de la liaison. Le mauvais comportement de registre ainsi que le re-calibrage du canal PMA amèneront le canal de l’émetteur dans le stade de mise hors tension, ce qui entraîne la liaison vers l’état AN.

Résolution

Ce problème devrait être résolu dans une version ultérieure du logiciel Intel® Quartus® Prime.

Produits associés

Cet article concerne 1 produits

FPGA et FPGA SoC Intel® Arria® 10

1

Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.