ID de l'article: 000080564 Type de contenu: Dépannage Dernière révision: 10/05/2013

Avertissements de compilation des variations de RapidIO IP Core 5.0 G affirmations visant un périphérique Arria V ou Cyclone V

Environnement

    Édition d'abonnement Intel® Quartus® II
BUILT IN - ARTICLE INTRO SECOND COMPONENT

Problème critique

Descriptif

Lorsque vous compilez une variation de cœur IP de 5,0 Gospatial RapidIO qui cible un Arria V ou un périphérique Cyclone V, les avertissements suivants : Apparaître:

Warning (332174): Ignored filter at rio.sdc(104): *rio*riophy_xcvr|clk_div_by_two could not be matched with a net Warning (332049): Ignored create_generated_clock at rio.sdc(104): Argument is an empty collection Info (332050): create_generated_clock -name clk_div_by_two_rio - source [get_nets *rio_rio_inst*pld8gtxclkout] -divide_by 2 [get_nets *rio*riophy_xcvr|clk_div_by_two] Warning (332174): Ignored filter at rio.sdc(167): clk_div_by_two_rio could not be matched with a clock
Résolution

Ce problème n’a aucun impact sur la conception. Vous pouvez ignorer ces avertissements.

Ce problème est résolu dans la version 13.0 du RapidIO MegaCore Fonction.

Produits associés

Cet article concerne 1 produits

Circuits programmables Intel®

1

Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.