Lorsque vous générez un système Platform Designer avec la mémoire sur puce (RAM ou ROM) FPGA IP et sélectionnez la fonctionnalité Activer l’éditeur de contenu de mémoire système
L’avertissement suivant peut s’afficher :
Avertissement : le ENABLE_RUNTIME_MOD LPM_HINT n’est plus utilisé pour activer l’éditeur de contenu dans la mémoire système. Reportez-vous aux IP RAM_1PORT et ROM_1PORT pour générer une mémoire utilisable avec l’ISMCE.
Si cet avertissement est affiché, l’ISMCE ne sera pas instancié dans le système comme prévu.
- Utilisez l’outil de console système pour lire et écrire le contenu de l’IP mémoire sur puce. Vous devrez ajouter un JTAG à Avalon composant Master Bridge et le connecter au port Mémoire sur puce s1. Si vous n’êtes pas familier avec la console système, il existe une formation vidéo sur YouTube. https://www.youtube.com/watch?v=oGUeqeFqOW4
- Utilisez un processeur pour lire et écrire le contenu de l’IP mémoire sur puce.
- Utilisez l’IP RAM 1 port. Cette IP n’a pas de bus Avalon, vous devrez donc construire une carte pour vous connecter à un système Platform Designer.
Ce problème est résolu à partir de la version 19.4 du logiciel Platform Designer.