ID de l'article: 000080470 Type de contenu: Messages d'erreur Dernière révision: 04/06/2019

Erreur interne : sous-système : VPR20KMAIN, fichier : /quartus/fitter/vpr20k/bsyn_interface/bi_bsyn.cpp, ligne : 171

Environnement

  • Intel® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descriptif

    En raison d’un problème dans la version 17.1 et une version ultérieure du logiciel Intel® Quartus® Prime Pro Edition, il est possible que vous voyiez cette erreur interne pendant l’étape de mise à jour. Ce problème se produit uniquement lorsque vous ciblez Intel® Stratix® 10 périphériques.

    Résolution

    Pour contourner ce problème, ajoutez cette contrainte dans le fichier de paramètres Quartus (.qsf) et recompilez le projet.

    PHYSICAL_SHIFT_REGISTER_INFERENCE désactivée set_global_assignment nom

     

    Produits associés

    Cet article concerne 1 produits

    FPGA et FPGA SoC Intel® Stratix® 10

    Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.