ID de l'article: 000080426 Type de contenu: Dépannage Dernière révision: 13/05/2019

Pourquoi l’IP dure Avalon®-MM Intel® Stratix® 10 pour l’exemple généré dynamiquement par PCI* Express IP avec Avalon®-MM ne fournit-elle pas de int_req_i comme broche d’entrée ?

Environnement

    Intel® Quartus® Prime Pro Edition
    Hard IP pour PCI Express* Intel® Stratix® 10 Avalon-MM
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descriptif

En raison d’un problème avec les versions 18.0 et 18.1 Intel® Quartus® Prime Pro, l’exemple IP dur PCI Express* Intel® Stratix® 10 Avalon® MM génère RTL avec int_req_i défini.
au lieu de définir une broche d’entrée dans le fichier de haut niveau, pcie_example_design_DUT.v

int_req_i est une broche d’entrée d’interruption héritée qui est disponible lorsque l’option « Activer les interfaces de canaux MSI/MSI-X » est sélectionnée.

Ce problème n’existe que lorsque la largeur d’adresse Avalon®-MM est définie sur 64 bits.

Résolution

Pour résoudre ce problème dans le Quartus® prime pro version 18.0 et 18.1 suivez les étapes ci-dessous :

Apporter les modifications suivantes au fichier de haut niveau, pcie_example_design_DUT.v

Entrée
intx_req_i filaire, //spécifiez comme port d’entrée

dut (

.intx_req_i (intx_req_i), //remplacer 1'b0 par le intx_req_i

);

Ce problème devrait être résolu dans une prochaine version du Quartus® Prime Pro version 19.1.

Produits associés

Cet article concerne 2 produits

FPGA Intel® Stratix® 10 GX
Circuits programmables Intel®

1

Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c’est la version anglaise qui prévaut. Afficher la version anglaise de cette page.